分享

【主板时钟增效电路知识】认识主板时钟增效电路,主板时钟增效电路分析

 liu007 2016-06-14

主板维修培训资料大全维修课程教学时,对时钟增效电路有全面的讲解。时钟增效电路集成在CPU和芯片组

中,它以时钟发生器送来的时钟为时钟源,对其处理后供自身或其他模块使用。增效的结果是提高了时钟周期

的利用率。

                                   主板时钟增效电路有关知识

普通数字电路只能在时钟的一个周期中取样一次,运用增效电路后,在方波的4个状态(上升沿、峰值段、

下降沿、谷值段)各取样一次,也就是4次,提高了总线的传输数据的能力。比如FSB前端总线的速度是

时钟发生器送CPU时钟的4倍。845的FSB运行在400 MHz,那么由时钟发生器提供给CPU的时钟就是100
 
MHz,
CPU内部的时钟增效电路将频率增效到原来的4倍。若FSB实际运行在533 MHz,那么时钟就提供

133MHz
的频率。755的FSB运行在800 MHz,那么时钟就提供200 MHz的频率。这就是高速设备为什么普遍集

PLL(时钟增效锁相环)的根本原因。

    本站是提供个人知识管理的网络存储空间,所有内容均由用户发布,不代表本站观点。请注意甄别内容中的联系方式、诱导购买等信息,谨防诈骗。如发现有害或侵权内容,请点击一键举报。
    转藏 分享 献花(0

    0条评论

    发表

    请遵守用户 评论公约

    类似文章 更多