相比于晶体电路,晶振是有源电路,主要由三部分组成:晶振+电源滤波电路+源端匹配电阻:常见电路设计如下图: 对应布局布线效果图如下: 1. 滤波电容靠近电源管脚,遵循先大后小原则摆放,小电容靠得最近; 2. 匹配电阻靠近晶振摆放;如果原理图中没有这个电阻,可建议加上; 3. 附近不要摆放大功率器件、如电源芯片、MOS 管、电感等发热量大的器件; 4. 时钟线按50 欧姆阻抗线来走;如果时钟线过长,可以走在内层,打孔换层处加回流地孔; 5. 其他信号与时钟信号保持4W 间距; 6. 包地处理,并加屏蔽地孔 时钟分配器种类比较多,在设计时保证时钟分配器到各个IC 的距离尽量短,通常放在对称的位置,时钟分配器电路: 布局如下图: 1. 时钟发生电路要靠近时钟分配器,常见的时钟发生电路是晶体、晶振电路; 2. 时钟分配电路放置在对称位置,保证到各个IC 的时钟信号线路尽量短; 3. 附近不要摆放大功率器件、如电源芯片、MOS 管、电感等发热量大的器件; 4. 时钟信号线过长时,可以走在内层,换层孔的200mil 范围内要有回流地过孔 |
|
来自: menghunabc > 《通信类》