M69032P解码Ic M69032P是日本三菱公司生产的杜比定向逻辑解码Ic。其特点是性能稳定可靠,性价比高,且技术开发难度较小。只是外围电路相对较复杂,且须另加一片数码延时Ic方可构成一个完整的解码器,但这又使得电路设计具有更多的灵活性,如利用外加的高性能数码延时电路兼容卡拉0K功能等。目前国内生产的杜比定向逻辑解码器整机大多采用这种解码Ic。 ![]() (1)性能参数 M69032P采用56脚非标准双列直插塑封结构,内部电路原理框图和引脚功能如图9所示。除延时功能之外,该Ic已具备杜比定向逻辑解码的所有功能电路,只要应用得当,它能给出相当好的技术指标。其主要性能参数如下:降噪失真为O.07%;矩阵失真为O.02%;输出失真为O.02%;矩阵信噪比为83dB;输出信噪比为92dB;额定工作电压为+12V;静态电流为34mA。 (2)应用电路 M69032P的典型应用电路如图10所示。左、右声道信号分别从Lin、Rin端输入Ic 15、22脚。由于该Ic的最佳输入电平为300mV,最大500mY,故输入端加有6dB的衰减器。经解码处理后的L、R主声道信号从32、33脚输出,c、s声道信号从38、29脚输出。重低音信号可利用34脚输出的L+R信号滤波后取得,滤波器用无源或有源的均可。该电路采用的是简单的一阶无源Rc滤波器,fo一般取100~150Hz。 ![]() 外接的数码延时电路采用雅马哈YSS-228(同类品BA5096可直接代替),也可以选用M50194、M50197、M65830、M65831等性能优越的数码延时Ic。输入信号取自M69032P 39脚s’OUT端,经延时后送回M69032P 47脚进行7kHz低通滤波。延迟时间由YSS-2280⑥脚的外接电阻R3l控制。与一般卡拉OK延时处理不同的是本延时电路输入、输出端之间不设反馈电路(即只具备一次延时),这是为了确保原始环绕声场的准确性不受影响。 Ic内置噪声发生器的开关及检测顺序由23~25脚的电平控制,各脚电平与控制功能的对应关系见表1。控制电路可用一只4×3开关搭成。如不使用噪声信号来调整各声道音量,将23脚接43或44脚参考电平端(VREF),24、25脚悬空即可。Ic的工作方式由31脚的电平控制;31脚接VREF、悬空和接地时,对应的工作状态分别为杜比四声道、杜比三声道和二声道(L、R直通)。 中央声道的工作模式由36脚的接法控制。当36脚通过O.22uF电容接VREF端、悬空和通过10uF电容接VREF端时,对应的工作模式分别为普通、幻象和宽广状态。这说明36脚是采用脉冲来控制的,串接的电容越大,脉冲宽度也越大,工作状态也就随之改变。中央声道的开通和关闭则通过30脚的电平控制。30脚接VREF端时,中央声道开通。若需要关闭中央声道,将30脚接地即可。 电源采用三端稳压块7812和7805分别为解码和延时电路供电,其输入交流电压可取13~15V。 目前,国内已有数家公司出售上述两种Ic构成的杜比定向逻辑解码板,售价也不算高,用于制作整机或组件都很方便。 LA2785解码Ic LA2785是日本三洋公司专门为杜比定向逻辑环绕声解码系统设计的双极性数字模拟混合LSI大规模集成电路。它具有主动式杜比定向逻辑解码电路必备的自适应矩阵、中置声道模式控制,4/3声道逻辑控制,噪声序列发生器和自动平衡控制,以及中置电平微调等功能,但不包含被动式解码部分的电路。而LVl010是一片完整的被动式杜比环绕声解码器LSI。它包括了固定式L-R矩阵,带内置12KSRAM的可变数码延时器,7kHz低通滤波和改进型杜比B降噪器,还备有环绕声道音音控制,前场声道混合功能以及模拟环绕声模式可供选用。它与IA2785配合,便可构成一个完整的杜比定向逻辑环绕声解码器。两IC均具有I2c总线控制功能,可共用微处理器(单片机)的三根I2c总线,由其串行数据来分别控制两者相应的功能。 所谓I2c总线,原为用于电脑的总线结构,近年来被移植于解码器和彩电、录像机等家电之中,使之各种控制和调整均可通过I2c总线进行,免去机内调整件,使结构大为简化,其特点是只有两三根控制线,允许在总线上挂接多只具有I2C总线的受控Ic,主控微处理器可对其中任何一只IC进行数字量或模拟量的控制。具有I2c总线的Ic,只要标明数据格式(Data Format),设计人员便可在微处理器中编程,实现对该IC的控制。 (1)性能参数 LA2785采用42脚DIP双列直插封装,脚距为1.78mm。图11是该Ic的测试电路和内部电路原理框图。其工作电压范围为8~10V,最佳输入电平为300mV。 ![]() 电性能参数如表2所列。 ![]() Lv1010采用标准24脚DIP双列直插塑封结构,其测试电路及内部电路原理框图见图12。 ![]() LV1010的工作电压范围和最佳输入电平与LA2785同,电性能参数见表3。 ![]() (2)应用电路 LA2785与LV1010的典型应用电路如图13所示。 ![]() 可见其外围电路相当简单,由于两Ic可共用控制总线,整个解码电路的功能控制仅通过微处理芯片(如LC866×××系列)的3根I2c总线(激活、时钟、数据)进行,显得十分简捷。LA2785和LV10lO的控制数据(DATA)格式波形如图14a所示,数据信号在时钟(CLOCK)信号后引导。串口数据必须是12位(A~DlO)的,且同时在激活 (ENABLE)信号后引导。在LsI被控制时,激活信号为低电平“L”,平时则为高电平“H”。所有的数据均设置于高电平H的上升沿(见图14b),中央声道的电平微调通常设置于-3dB的衰减位置。 ![]() LA2785的控制数据格式如表4所列。当A=H时,LA2785进入受控状态,所有的控制模式生效,当B=L时,可输入第4行开始的D1~D10数据。其中D4、D5 的控制数据用于控制噪声序列输出声道,数据格式如表5所列。 当B=H时,可通过D1~D5输入中央声道音量微调数据,其格式见表6,控制范围为0~-31dB。这时D6~D10应为低电平L,否则不能正常控制。 当A=L时,则是LV1010进入受控状态,与其有关的控制模式生效。其数据信号控制格式如表7所列。其中D4、D5的控制数据用来控制7kHz低通滤波器的开启和关闭;D9、D10的数据用于控制前场声道混合时的音量,控制范围为-2~-6dB,数据格式列于表8。 可见,采用LA2785、LV1010和微处理器构成的杜比定向逻辑环绕声解码器,结构简单,功能完善,且智能化程度高,使用起来得心应手。但由于引入数码控制,电路设计时应妥善处理数字电路对模拟电路的干扰问题。(转自维修 ![]() ![]() ![]() ![]() ![]() M69032P是日本三菱公司生产的杜比定向逻辑解码Ic。其特点是性能稳定可靠,性价比高,且技术开发难度较小。只是外围电路相对较复杂,且须另加一片数码延时Ic方可构成一个完整的解码器,但这又使得电路设计具有更多的灵活性,如利用外加的高性能数码延时电路兼容卡拉0K功能等。目前国内生产的杜比定向逻辑解码器整机大多采用这种解码Ic。 ![]() (1)性能参数 M69032P采用56脚非标准双列直插塑封结构,内部电路原理框图和引脚功能如图9所示。除延时功能之外,该Ic已具备杜比定向逻辑解码的所有功能电路,只要应用得当,它能给出相当好的技术指标。其主要性能参数如下:降噪失真为O.07%;矩阵失真为O.02%;输出失真为O.02%;矩阵信噪比为83dB;输出信噪比为92dB;额定工作电压为+12V;静态电流为34mA。 (2)应用电路 M69032P的典型应用电路如图10所示。左、右声道信号分别从Lin、Rin端输入Ic 15、22脚。由于该Ic的最佳输入电平为300mV,最大500mY,故输入端加有6dB的衰减器。经解码处理后的L、R主声道信号从32、33脚输出,c、s声道信号从38、29脚输出。重低音信号可利用34脚输出的L+R信号滤波后取得,滤波器用无源或有源的均可。该电路采用的是简单的一阶无源Rc滤波器,fo一般取100~150Hz。 ![]() 外接的数码延时电路采用雅马哈YSS-228(同类品BA5096可直接代替),也可以选用M50194、M50197、M65830、M65831等性能优越的数码延时Ic。输入信号取自M69032P 39脚s’OUT端,经延时后送回M69032P 47脚进行7kHz低通滤波。延迟时间由YSS-2280⑥脚的外接电阻R3l控制。与一般卡拉OK延时处理不同的是本延时电路输入、输出端之间不设反馈电路(即只具备一次延时),这是为了确保原始环绕声场的准确性不受影响。 Ic内置噪声发生器的开关及检测顺序由23~25脚的电平控制,各脚电平与控制功能的对应关系见表1。控制电路可用一只4×3开关搭成。如不使用噪声信号来调整各声道音量,将23脚接43或44脚参考电平端(VREF),24、25脚悬空即可。Ic的工作方式由31脚的电平控制;31脚接VREF、悬空和接地时,对应的工作状态分别为杜比四声道、杜比三声道和二声道(L、R直通)。 中央声道的工作模式由36脚的接法控制。当36脚通过O.22uF电容接VREF端、悬空和通过10uF电容接VREF端时,对应的工作模式分别为普通、幻象和宽广状态。这说明36脚是采用脉冲来控制的,串接的电容越大,脉冲宽度也越大,工作状态也就随之改变。中央声道的开通和关闭则通过30脚的电平控制。30脚接VREF端时,中央声道开通。若需要关闭中央声道,将30脚接地即可。 电源采用三端稳压块7812和7805分别为解码和延时电路供电,其输入交流电压可取13~15V。 目前,国内已有数家公司出售上述两种Ic构成的杜比定向逻辑解码板,售价也不算高,用于制作整机或组件都很方便。 LA2785解码Ic LA2785是日本三洋公司专门为杜比定向逻辑环绕声解码系统设计的双极性数字模拟混合LSI大规模集成电路。它具有主动式杜比定向逻辑解码电路必备的自适应矩阵、中置声道模式控制,4/3声道逻辑控制,噪声序列发生器和自动平衡控制,以及中置电平微调等功能,但不包含被动式解码部分的电路。而LVl010是一片完整的被动式杜比环绕声解码器LSI。它包括了固定式L-R矩阵,带内置12KSRAM的可变数码延时器,7kHz低通滤波和改进型杜比B降噪器,还备有环绕声道音音控制,前场声道混合功能以及模拟环绕声模式可供选用。它与IA2785配合,便可构成一个完整的杜比定向逻辑环绕声解码器。两IC均具有I2c总线控制功能,可共用微处理器(单片机)的三根I2c总线,由其串行数据来分别控制两者相应的功能。 所谓I2c总线,原为用于电脑的总线结构,近年来被移植于解码器和彩电、录像机等家电之中,使之各种控制和调整均可通过I2c总线进行,免去机内调整件,使结构大为简化,其特点是只有两三根控制线,允许在总线上挂接多只具有I2C总线的受控Ic,主控微处理器可对其中任何一只IC进行数字量或模拟量的控制。具有I2c总线的Ic,只要标明数据格式(Data Format),设计人员便可在微处理器中编程,实现对该IC的控制。 (1)性能参数 LA2785采用42脚DIP双列直插封装,脚距为1.78mm。图11是该Ic的测试电路和内部电路原理框图。其工作电压范围为8~10V,最佳输入电平为300mV。 ![]() 电性能参数如表2所列。 ![]() Lv1010采用标准24脚DIP双列直插塑封结构,其测试电路及内部电路原理框图见图12。 ![]() LV1010的工作电压范围和最佳输入电平与LA2785同,电性能参数见表3。 ![]() (2)应用电路 LA2785与LV1010的典型应用电路如图13所示。 ![]() 可见其外围电路相当简单,由于两Ic可共用控制总线,整个解码电路的功能控制仅通过微处理芯片(如LC866×××系列)的3根I2c总线(激活、时钟、数据)进行,显得十分简捷。LA2785和LV10lO的控制数据(DATA)格式波形如图14a所示,数据信号在时钟(CLOCK)信号后引导。串口数据必须是12位(A~DlO)的,且同时在激活 (ENABLE)信号后引导。在LsI被控制时,激活信号为低电平“L”,平时则为高电平“H”。所有的数据均设置于高电平H的上升沿(见图14b),中央声道的电平微调通常设置于-3dB的衰减位置。 ![]() LA2785的控制数据格式如表4所列。当A=H时,LA2785进入受控状态,所有的控制模式生效,当B=L时,可输入第4行开始的D1~D10数据。其中D4、D5 的控制数据用于控制噪声序列输出声道,数据格式如表5所列。 当B=H时,可通过D1~D5输入中央声道音量微调数据,其格式见表6,控制范围为0~-31dB。这时D6~D10应为低电平L,否则不能正常控制。 当A=L时,则是LV1010进入受控状态,与其有关的控制模式生效。其数据信号控制格式如表7所列。其中D4、D5的控制数据用来控制7kHz低通滤波器的开启和关闭;D9、D10的数据用于控制前场声道混合时的音量,控制范围为-2~-6dB,数据格式列于表8。 可见,采用LA2785、LV1010和微处理器构成的杜比定向逻辑环绕声解码器,结构简单,功能完善,且智能化程度高,使用起来得心应手。但由于引入数码控制,电路设计时应妥善处理数字电路对模拟电路的干扰问题。(转自维修 ![]() ![]() ![]() ![]() ![]() |
|