发文章
发文工具
撰写
网文摘手
文档
视频
思维导图
随笔
相册
原创同步助手
其他工具
图片转文字
文件清理
AI助手
留言交流
一般来说表层走线的信号速度要比内层走线快。FR4料表层大约延时在140ps/inch左右,内层延时大约是166ps/inch。
1ps对应6mil走线长度。
以上只是估算值,具体还是要依你所选择的材料及你的设计的相关特性,计算之后才能知道。
信号速度与不同材料的介电常数相关。
具体计算公式是 V=C/Er^0.5 (留意此处为0.5次方)
其中Er是信号线周围材料的相对介电常数。如果信号线暴露在空气中那么信号的传输速度就等于C,但是在PCB上,传输速度明显小于C。
来自: RFdream > 《DDR走线》
0条评论
发表
请遵守用户 评论公约
【PCB Thinking】包地能解决所有的干扰问题嘛?
要想加入保护地线,首先必须把两个信号线的间距拉开到足以容纳一根保护地线的空间,由于拉开了信号线的间距,即使不插入保护地线,也会...
信号在PCB走线中的延迟
(50条消息)信号在PCB走线中的延迟影响PCB中信号传输速度因素:板材DK(介电常数),信号模式,信号线与信号间耦合以及绕线方式有关。源...
高速印制电路板的设计及布线要点
摘要 主要讨论了高速电路板的典型结构和设计的布线要点,为设计者提供了一套实用的参考资料,使设计满足实际生产工艺要求。实际上,信号边沿的谐波频率比信号本身的频率高,是信号快速变化的上升沿与下...
PCB的阻抗控制与前端仿真(SI9000的应用)
下面计算差分阻抗控制:1、当差分走线在中间信号层走线时,差分阻抗的控制比较困难,因为精度不够,就是说改变介质层厚度对差分阻抗的影...
PCB的阻抗设计
PCB的阻抗设计。当信号在PCB上传输时,PCB板的特性阻抗必须与头尾元件的电子阻抗相匹配,一但阻抗值超出公差,所传出的信号能量将出现反...
如何通过PCB设计控制走线阻抗
这就涉及到两个概念:阻抗控制与阻抗匹配,本文重点讨论阻抗控制和叠层设计的问题。1、当差分走线在中间信号层走线时,差分阻抗的控制比...
布局传输延迟该怎么计算?PCB中布线的传播延时公式
PCB中布线的传播延时公式。上面我们定义了传输线效应发生的前提条件,但是如何得知线延时是否大于1/2驱动端的信号上升时间? 一般地,信...
到底微带线和带状线延时上的差别有多大?
到底微带线和带状线延时上的差别有多大?大家在对一些数据总线处理等长的时候,都知道要同组同层,除了免去过孔带来的传输延时之外,微...
差分信号在做 PCB 设计时的处理方法
差分信号在做 PCB 设计时的处理方法差分信号在做 PCB 设计时,晶诺威科技建议处理方法如下:建议给硬件命名时在差分信号名尾部加“+”和“-”或者“P”和“N”作为标识,这样就可以通过命名来识别差分...
微信扫码,在手机上查看选中内容