一、概念及简介 在进行系统设计时节省时间和降低成本是很关键的。在原型制作之前,系统设计人员可以用模型来进行设计仿真。在高速系统设计中正是如此,进行信号完整性仿真来分析不同条件下传输线中的电路行为,在设计初期就能预防并检测出典型的问题,例如过冲、欠冲、阻抗不匹配、串扰、地弹等。然而,可用的数字IC模型非常少。当半导体厂商被索要SPICE模型时,他们并不愿意提供,因为这些模型会包含有专有工艺和电路信息。这个问题已经通过采用IBIS模型来(输入/输出缓冲器信息规范)解决。 IBIS是一个行为模型,通过V/I和V/T数据,描述器件数字输入和输出的电气特性,而不会泄露任何元器件专有的信息。 二、模型生成和获取
三、IBIS常用的输入输出Buffer 四、IBIS模型如何表示Buffer特性 上图是一个模型的基本组成部分,彩色部分可以大致分成三部分,
VI曲线如图:(出自于博士) VT曲线如图: 斜坡速率: 即:dV/dt,输出端从当前逻辑状态切换到其它逻辑状态,默认在50欧姆阻性负载条件下,在20%和80%幅值点测得斜率。 封装部分: R_Pin、L_Pin和C_Pin 这每个引脚到缓冲器连接的电阻、电感和电容的电气特性。R_Pkg、L_Pkg和C_Pkg是整个封装的集总值。 其他部分: C_Comp 这是硅芯片电容,不包括封装电容。它是焊盘与驱动器之间的电容。C_Comp是关键参数,特别是对于接收器的输入。 五、一个IBIS文件长什么样 IBIS文件包括三个主要部分。
IBIS模型可包含多个器件的特征。 在这种情况下,第2和第3点随包含的器件而重复多次。 以下部分显示了IBIS文件的主要部分。括号内的文字被称为关键字; 它们中的一些是可选的,其它的必须被包括。 六、模型验证 IBIS模型需要验证无误再仿真。验证方法很简单。通常使用ibischk验证。Cadence的Model Integrity.直接打开ibis文件,就会自动检查错误。如图: 路飞的电子设计宝藏 与你分享硬件那些事儿 |
|
来自: 新用户86925817 > 《待分类》