分享

【今日头条】FPGA在安全性和低功耗方面可以更好

 ChinaAET 2020-10-31

Microsemi执行副总裁兼首席策略官Steve Litchfield指出,机对机(M2M)和人对机(HMI)接口将在IIoT中发挥巨大的作用,而快速发展的机器视觉将是一项重要的支持技术,另外的支持技术还有基于密集神经网络(DNN)的深度机器学习相关技术。

Microsemi执行副总裁兼首席策略官Steve Litchfield

2016年,美高森美为低功耗可靠视频处理应用的开发提供了新的成像/视频解决方案。新的平台包括FPGA夹层卡(FMC)、全面知识产权套装及图形用户界面。FMC插到SmartFusion2高级开发工具包中时,展示了美高森美IGLOO2 FPGA及SmartFusion2系统级芯片(SoC) FPGA的能力,能够支持可配置可扩展摄像头、成像和视频设计。

此外,美高森美现在支持流行的移动行业处理器接口(MIPI)摄像头串行接口(CSI-2)。新的增强特点使客户能够在基于CSI-2的摄像头系统中利用我们非常安全的低功耗IGLOO2 FPGA及SmartFusion2 SoC FPGA的能力。

设计人员能够将这种解决方案用于医疗、工业、航空和专业消费者市场(包括IoT)的许多成像和视觉应用。采用公司的Libero SoC设计套装,这些设计可以在几个平台重复使用。Libero SoC设计套装是一个简单易学、容易采纳的全面开发工具包,可用于配合美高森美的低功耗FPGA和SoC FPGA进行设计。

最高安全性、最低功耗

Steve Litchfield介绍,美高森美的IGLOO2 FPGA及SmartFusion2 SoC FPGA在低密度器件中腾出更多资源,并且功耗最低,具有久经证明的安全性和卓越的可靠性。这些器件的功耗降低30至50%,理想用于一般功能,如千兆以太网或双PCI Express控制平面、桥接功能、输入/输出(I/O)扩展和转换、视频图像处理、系统管理和安全连接性。

与SRAM FPGA相比,美高森美基于闪存的FPGA的静漏电流低1000倍,显着降低了静态功耗。此外,运行PCIe Gen2 SERDES信道的功耗是70 mW,Flash*Freeze超低功耗模式时功耗低达12 mW,这三者相结合,使得工程师的设计的总功耗降低达50%

创新性RV32IM RISC-V内核

2016年值得注意的是人们对RISC-V开源指令集架构(ISA)的兴趣增加。Steve Litchfield指出,美高森美2016年的重大战略创新是RV32IM RISC-V内核,该内核可用于美高森美的 IGLOO2 FPGA、SmartFusion2 SoC FPGA或RTG4 FPGA,配备位于Linux平台上基于Eclipse的SoftConsole集成开发环境(IDE),以及提供全面设计支持的Libero SoC设计套装。该产品使美高森美成为向RISC-V设计提供全面软件工具链和知识产权内核的FPGA供应商。

Steve Litchfield介绍,美高森美新的RV32IM RISC-V内核是与SiFive合作开发的,使客户能够利用ISA进行设计,实现全面移殖性和更安全的处理器架构。该RV32IM RISC-V内核为嵌入式设计人员打开了新一代创新之门。现在,工程师能够依靠开放ISA,不受单一供货商限制,并利用开源工具和硬件。

    转藏 分享 献花(0

    0条评论

    发表

    请遵守用户 评论公约

    类似文章 更多