分享

MIPI D-PHY CSI DSI设计简介

 松林园 2021-03-22

MIPI DPHY (Mobile industry processor interface)的物理层。

一种灵活、低成本、高速的移动设备组件串行接口。

速率可以达到1.8Gb/s or 1.5Gb/s

最简单的组成方式为:

(差分信号)

一组差分数据lane

一组差分时钟lane

低功耗:

在低功耗模式,400mV 差分对只需要消耗3mA。


针对CSI协议,选择几通道,主要通过以下几个参数确定:

1.摄像头的分辨率(RES)

2.每个像素所需要的Bit(BPP)。一个像素需要多少个bit,取决于 RGB三原色的灰度阶度。

每一色光以8位元表示,每个通道各有256(28)种阶调,三色光交互增减,RGB三色光能在一个像素上最高显示24位1677万色(256*256*256=16,777,216),这个数值就是电脑所能表示的最高色彩。普遍认为人眼对色彩的分辨能力大致是一千万色,因此由RGB形成的图像均称做真彩色

3.帧率(Frame rate-FR)刷新率

4.MIPI overhead + blanking % (MB%)

5.CSI data rate 就是平台支持的最高速率1lane。

6.Data rate= RES * BPP * FR *(1+(MB%/100))

7.Nlanes = [Data rate / CSI data rate]

针对DSI选择lanse组的数量

需要根据LCD模组厂的信息,选择几组lanes。

MIPI电路如下:

MIPI Layout 设计几个要点:

1.MIPI信号比较设计为差分走线。

2.MIPI信号需要在所有的三维空间中与其他信号隔离.

不同的颜色代表MIPI接口的不同通道

黑线代表地面

地面应具有保持一致的孔径接地面

MIPI的上下层应进行接地屏蔽

接地屏蔽,非mipi信号建议至少4倍距离



3.MIPI信号远离RF/GPS信号。

4.MIPI信号远离天线

5.尽可能减少或者避免使用孔(只能尽量减少)

6.不可以走90度折线,防止信号的反射。

7.阻抗设计,差分需要100ohm,单端阻抗50ohm

8.一组线内长度匹配在0.7mm误差内

9.不同组线内长度(包括时钟)匹配在1.4mm误差内

10.总长度最大不能超过30cm。

    转藏 分享 献花(0

    0条评论

    发表

    请遵守用户 评论公约

    类似文章 更多