分享

采样时钟保持模式对数字接收机的影响分析

 ChinaAET 2022-12-11 发布于北京

作者:

成 章,蔡春霞,江 威,陈 兴

作者单位:

1.电子信息控制重点实验室,四川 成都 610036

摘要:

分析了采用双锁相环提供采样时钟的多通道数字接收机中第一级锁相环失锁后进入频率保持模式时对输出采样时钟频率的影响,进而分析了对多通道数字接收机的幅度、频率、相位参数测量影响,通过校正算法进行了有效补偿,实现参数测量与采样频率偏差解耦,仿真和工程验证证明了措施有效,提升了数字接收机参数测量的可靠性,可以推广应用。

引言:

数字接收机通常采用FFT处理进行参数测量,在采样时钟频率偏差时会影响信号参数测量误差,其基本机理是FFT处理时的频谱泄漏及栅栏效应受FFT长度、信号频率、采样频率间关系影响,在FFT长度固定,对同一输入信号,采样频率的扰动将导致参数测量结果变化。因此数字接收机设计时钟系统是关键,稳定的时钟系统对参数测量至关重要[1-3]

本文给出基于双锁相环时钟芯片的多通道数字接收机的时钟系统设计,通过理论仿真和工程验证,分析了双锁相环时钟在第一级锁相环失锁后进入频率保持模式时输出频率的变化及对多通道数字接收机的幅度、频率、相位参数测量影响,并通过补偿措施进行了有效补偿。

文章来源:《电子技术应用》杂志10月刊

    转藏 分享 献花(0

    0条评论

    发表

    请遵守用户 评论公约

    类似文章 更多