分享

高输入阻抗低噪声放大电路

 stloy 2023-12-13 发布于广东

发布时间:2012/8/16 20:38:16 访问次数:3311

    制作高输入阻抗的直M74HC132B1R流放大电路时,如果初级是采用FET的FET输入型OP放大器(例如TL082、LF356等)就可以简单地完成。
    但是,IC化的OP放大器内部的JFET与分立器件的JFET相比,噪声将性较差。因此,使用FET输入型OP放大器放大电路难以获得良好的噪声特性。
    图3.38是由JFET与具有良好噪声特性的晶体管输入型OP放大器组合构成的高输入阻抗低噪声放大电路。
    初级采用N沟双JFET 2SK389(东芝)差动放大电路(设定漏极电流比IDSS的最小值小,所以IDSS取哪一档都可以)。之所以使用双JFET,是为了减小两个器件
的VG。之差引起的输出偏移电压。OP放大器使用双极晶体管低噪声输入OP放大器NJM5532(JRC),从输出端向初级的差动放大电路的反相输入端施加负反馈。

              
    由于电源电压比FET的VG。大很多,所以差动放大电路部分的设计中按照VG=0来计算各部分的电流。由于希望设定各FET的源极电流为ImA(低于所使用的JFET的ID。。的适当值),所以确定在源极电阻R。的值时应使流过R。的电流为2mA(=l mA×2)。如果认为VG=0,那么R。上的电压降为15V,所以Rs一15V/2mV=7.5kC1。
    设定漏极电阻的值时,大约使漏极电流产生的电压降为几伏就可以(如果这个电压降过大,将会使大信号受到限制;反之如果过小,将会超过次级的OP放大器的输入电压范围)。图3.38的电路中,设定漏极电阻值为4.7k0,,所以漏极电阻上的电压降为4.7V,
    如果将具有电压增益的电路追加到OP放大器上,全部施加负反馈,电路的稳定性将变坏,有时甚至会产生振荡。OP放大器内部设计的相位补偿电路——为了防止产生振荡、调整电路内部信号的电路是为了在单独使用OP放大器的情况下维持电路工作稳定的,所以如果再从外部追加提高电压增益的电路将会导致电路的工作不稳定。
    因此,由于追加了电压放大电路,就必须追加相位补偿电路,以确保电路的稳定性。

    本站是提供个人知识管理的网络存储空间,所有内容均由用户发布,不代表本站观点。请注意甄别内容中的联系方式、诱导购买等信息,谨防诈骗。如发现有害或侵权内容,请点击一键举报。
    转藏 分享 献花(0

    0条评论

    发表

    请遵守用户 评论公约

    类似文章 更多