配色: 字号:
第5章 中断系统
2012-05-15 | 阅:  转:  |  分享 
  
EX1=0,禁止外部中断1中断。 EX1=1,允许外部中断1中断。(5)ET0——定时器/计数器T0的溢出中断允许位。 ET0
=0,禁止T0溢出中断。 ET0=1,允许T0溢出中断。(6)EX0——外部中断0中断允许位。 EX0=0,禁止外部中断
0中断。 EX0=1,允许外部中断0中断。中断响应是有条件的,当遇到下列三种情况之一时,中断响应被封锁:(1)CPU正
在处理同级或更高优先级的中断。(2)所查询的机器周期不是当前正在执行指令的最后一个机器周期。只有在当前指令执行完毕后,才能进行中
断响应,以确保当前指令执行的完整性。(3)正在执行的指令是RETI或是访问IE或IP的指令。因为按照AT89S51中断系统的规定
,在执行完这些指令后,需要再执行完一条指令,才能响应新的中断请求。如果存在上述三种情况之一,CPU将丢弃中断查询结果,不能对中断
进行响应。5.5外部中断的响应时间使用外部中断时,需考虑从外部中断请求到转向中断入口地址所需的时间。外部中
断的最短响应时间为3个机器周期。其中中断请求标志位查询占1个机器周期,而这个机器周期恰好处于指令的最后一个机器周期。在这个机器周期
结束后,中断即被响应,CPU接着执行一条硬件子程序调用指令LCALL到相中断服务程序入口,需要2个机器周期。外部中断响应的最
长时间为8个机器周期。在CPU进行中断标志查询时,刚好才开始执行RETI或访问IE或IP的指令,需执行完指令再继续执行一条指令后,
才响应中断。执行RETI或访问IE或IP的指令,最长需要2个机器周期。接着再执行一条指令,最长指令(乘法指令MUL和除法指
令DIV)来算,也只有4个机器周期。再加上硬件子程序调用指令LCALL的执行,需要2个机器周期,所以,外部中断响应的最长时间为8个
机器周期。如果已经在处理同级或更高级中断,外部中断请求的响应时间取决于正在执行的中断服务程序的处理时间,这种情况下,响应时间就无
法计算了。这样,在一个单一中断的系统里,AT89S51单片机对外部中断请求的响应时间总是在3~8个机器周期之间。5.6
外部中断的触发方式选择两种触发方式:电平触发方式和跳沿触发方式。5.6.1电平触发方式外部中断申请触发器的状态随着CP
U在每个机器周期采样到的外部中断输入引脚的电平变化而变化。在中断服务程序返回之前,外中断请求输入必须无效(即外部中断请求输入已由
低电平变为高电平),否则会再次响应中断。所以本方式适合于外部中断以低电平输入且中断服务程序能清除外部中断请求源(即外中断输入电平
又变为高电平)的情况。5.6.2跳沿触发方式外部中断申请触发器能锁存外部中断输入线上的负跳变。即使不能响应,中断请求标
志不丢失。相继连续两次采样,一个机器周期为高,下一个机器周期采样为低,则中断申请触发器置1,直到CPU响应此中断时,才清0。输
入的负脉冲宽度至少保持12个时钟周期,才能被采样到。适合于以负脉冲形式输入的外部中断请求。5.7中断请求的撤销某个中断请求
被响应后,就存在着一个中断请求的撤销问题。1.定时器/计数器中断请求的撤销硬件会自动把中断请求标志位(TF0或TF1)清0
,自动撤销。2.外部中断请求的撤销(1)跳沿方式外部中断请求的撤销包括两项:中断标志位清0和外中断信号的撤销。中断标志位清
0是在中断响应后由硬件自动完成的。外中断请求信号的撤销,由于跳沿信号过后也就消失了,自动撤销。(2)电平方式外部中断请求
的撤销电平方式外中断请求的撤销,其中中断请求标志自动撤销,但中断请求信号的低电平可能继续存在,为此,除了标志位清“0”之外,还需
在中断响应后把中断请求信号输入引脚从低电平强制改变为高电平,如图5-8所示。
图5-8电平方式的外部中断请求的撤销电路由图5-8,用D触发器锁存外来的中断请求低电平,并通过D触
发器的输出端Q接到(或)。所以,增加的D触发器不影响中断请求。中断响应后,利用D触发器的SD
端接AT89S51的P1.0端。因此,只要P1.0端输出一个负脉冲就可以使D触发器置“1”,撤销低电平的中断请求信号。负脉冲可在
中断服务程序中增加如下指令: ORLP1,#01H ;P1.0为“1” ANLP1,#0FEH ;P1.0为“
0” ORLP1,#01H ;P1.0为“1” 3.串行口中断请求的撤销响应串行口的中断后,CPU无法知道是
接收中断还是发送中断,还需测试这两个中断标志位,以判定是接收操作还是发送操作,然后才清除。所以串行口中断请求的撤销只能使用软件的方
法,在中断服务程序中进行,即用如下指令在中断服务程序中对串行口中断标志位进行清除: CLRTI ;清TI标志
位 CLRRI ;清RI标志位5.8中断服务子程序的设计中断系统的运行必须与中断服务子程序配合才能正
确使用。设计中断服务子程序需要首先明确以下几个问题。1.中断服务子程序设计的任务任务有下列4条:(1)设置中断允许控制
寄存器IE,允许相应的中断请求源中断。(2)设置中断优先级寄存器IP,确定所使用的中断源的优先级。(3)若是外部中断源,还要设
置中断请求的触发方式决定采用电平触发方式还是跳沿触发方式。(4)编写中断服务子程序,处理中断请求。前3条一般放在主程序的初
始化程序段中。【例5-3】假设允许外部中断0中断,设定为高级中断,采用跳沿触发方式,其他中断源为低级中断。初始化程序如下:
SETBEA ;EA位置1,总中断开关位开放SETBET0 ;ET0位置1,允许外部中断0产生中断SETB
PX0 ;PX0位置1,外部中断0为高优先级中断SETBIT0 ;IT0位置1,外部中断0为跳沿触发方式
2.采用中断时的主程序结构程序必须先从主程序起始地址0000H执行。所以,在0000H起始地址的几个字节中,用无条件转移指令,跳
向主程序。另外,各中断入口地址之间依次相差8字节,中断服务子程序稍长就超过8字节,这样中断服务子程序就占用了其他的中断入口地址,
影响其他中断源的中断处理。为此,一般在进入中断后,用一条无条件转移指令,把中断服务子程序跳转到远离其他中断入口的入口地址处。
常用的主程序结构如下:?? ORG 0000H?? LJMPMAIN?? ORG?X1X2X3X4H;X
1X2X3X4H为某中断源的中断入口?? LJMP??INT ;INT为某中断源的中断入口标号 ……??
ORGY1Y2Y3Y4H ;Y1Y2Y3Y4H为主程序入口MAIN: 主程序INT: 中断服务子程序注意:如果有
多个中断源,就有多个“ORGX1X2X3X4H”的入口地址,多个“中断入口地址”必须依次由小到大排列。主程序MAIN的起始地址
Y1Y2Y3Y4H,根据具体情况来安排。3.中断服务子程序的流程?中断服务子程序的基本流程如图5-9所示。下面
对有关中断服务子程序执行过程中的一些问题进行说明。图5-9中断子服务程序的基本流程(1)现场保护和
现场恢复现场是指单片机中某些寄存器和存储器单元中的数据或状态。为使中断服务子程序的执行不破坏这些数据或状态,因此要送入堆栈保存起
来,这就是现场保护。现场保护一定要位于中断处理程序的前面。中断处理结束后,在返回主程序前,则需要把保存的现场内容从堆栈中弹出恢
复原有内容,这就是现场恢复。现场恢复一定要位于中断处理的后面。AT89S51的堆栈操作指令:“PUSHdirect”和“
POPdirect”,是供现场保护和现场恢复使用的。要保护哪些内容,应根据具体情况来定。(2)关中断和开中断
现场保护前和现场恢复前关中断,是为防止此时有高一级的中断进入,避免现场被破坏。在现场保护和现场恢复之后的开中断是为
下一次的中断做好准备,也为了允许有更高级的中断进入。这样,中断处理可以被打断,但原来的现场保护和现场恢复不允许更改,除了现场保护和
现场恢复的片刻外,仍然保持着中断嵌套的功能。但有时候,一个重要的中断,必须执行完毕,不允许被其他的中断嵌套。可在现场保护前先关闭
总中断开关位,待中断处理完毕后再开总中断开关位。这样,需把图5-9中的“中断处理”步骤前后的“开中断”和“关中断”去掉。(
3)中断处理应用设计者根据任务的具体要求,来编写中断处理部分的程序。(4)中断返回中断服务子程序最后一条指令必须是返回指
令RETI。CPU执行完这条指令后,把响应中断时所置1的不可寻址的优先级状态触发器清0,然后从堆栈中弹出栈顶上的两个字节的断点地址
送到程序计数器PC,弹出的第一个字节送入PCH,弹出的第二个字节送入PCL,从断点处重新执行主程序。【例5-4】根据图5
-9流程,编写中断服务程序。设现场保护只将PSW寄存器和累加器A的内容压入堆栈中保护。一个典型的中断服务子程序如下:INT: C
LR EA ;CPU关中断 PUSHPSW ;现场保护 PUSHAcc SETB EA
;总中断允许 中断处理段? CLR EA ;关中断 POP Acc ;现场恢复 POP PSW
SETB EA ;总中断允许 RETI ;中断返回,恢复断点上述程序几点说明:(1)本例的现场保护假设仅仅涉及
PSW和A的内容,如有其他需要保护的内容,只需在相应位置再加几条PUSH和POP指令即可。注意,堆栈的操作是先进后出。(2)“
中断处理程序段”,设计者应根据中断任务的具体要求,来编写中断处理程序。(3)如果不允许被其他的中断所中断,可将“中断处理程序段”
前后的“SETBEA”和“CLREA”两条指令去掉。(4)最后一条指令必须是返回指令RETI,不可缺少,CPU执行完这条
指令后,返回断点处,重新执行被中断的主程序。5.9多外部中断源系统设计实际的应用中,两个外部中断请求源往往不够用,
需对外部中断源进行扩充,如图5-10所示。系统有5个外部中断请求源IR0~IR4,高电平有效。最高级的请求源IR0直接接到AT8
9S51的一个外部中断请求输入端,其余4个请求源IR1~IR4通过各自的OC门(集电极开路门)连到AT89S5
1的另一个外中断源输入端,同时还连到P1口的P1.0~P1.3脚,供AT89S51查询。图5-10所示电路,
除了IR0优先权级别最高外,其余4个外部中断源的中断优先权取决于查询顺序,中断优先权的高与低,取决于查询顺序。图5-10
中断和查询相结合的多外部中断请求源系统假设图5-10中的4个外设中有一个外设提出高电平有效的中断请求信号,则中断请求通过4个
集电极开路OC门的输出公共点,即脚的电平就会变低。究竟是哪个外设提出的请求,要通过程序查询P1.0~P1.3引脚
上的逻辑电平来确定。本例假设某一时刻只能有一个外设提出中断请求,并设IR1~IR4这4个中断请求源的高电平可由相应的中断服务子程
序清“0”,则中断服务子程序如下:ORG 0013H ;INT1的中断入口LJMP INT1 ……
ORG 0100HINT1: PUSH PSW ;保护现场 PUSH Acc JB
P1.0,IR1 ;如P1.0为高,则IR1有请求, ;跳IR1处理 JB P1.1,IR2 ;如P1
.1为高,则IR2有请求, ;跳IR2处理 JB P1.2,IR3 ;如P1.2为高,
则IR3有请求, ;跳IR3处理 JB P1.3,IR4 ;如P1.3为高,则IR4
有请求, ;跳IR4处理INTIR: POP Acc ;恢复现场 POP
PSW RETI ;中断返回IR1: AJMP INTIR
;IR1处理完,跳INTIR处执行IR2: AJMP
INTIR ;IR2处理完,跳INTIR处执行IR3: AJMP INTIR
;IR3处理完,跳INTIR处执行IR4: ? AJMP INTIR ;IR4处理完,跳INTIR处执行
查询法扩展外部中断源比较简单,但是扩展的外部中断源个数较多时,查询时间稍长。IR1的中断处理子程序IR2的中断处理子
程序IR3的中断处理子程序IR4的中断处理子程序第5章AT89S51单片机的中断系统
第5章目录5.1AT89S51中断技术概述5.2AT89S51中断系统结构5.2.1中断
请求源5.2.2中断请求标志寄存器5.3中断允许与中断优先级的控制5.3.1中断允许寄存器IE
5.3.2中断优先级寄存器IP5.4响应中断请求的条件5.5外部中断的响应时间5.6外部中断的触发方
式选择5.6.1电平触发方式5.6.2跳沿触发方式5.7中断请求的撤销5.8中断服务子程序
的设计5.9多外部中断源系统设计内容概要介绍片内功能部件中断系统的硬件结构和工作原理。掌握与中断系统有关的特殊功能寄
存器以及中断系统的应用特性。应能熟练地进行中断系统的初始化编程以及中断服务子程序的设计。5.1AT89S51中断技术概述
中断技术主要用于实时监测与控制,要求单片机能及时地响应中断请求源提出的服务请求,并作出快速响应、及时处理。这是由片内的中断系
统来实现的。当中断请求源发出中断请求时,如果中断请求被允许,单片机暂时中止当前正在执行的主程序,转到中断服务处理程序处理中
断服务请求。中断服务处理程序处理完中断服务请求后,再回到原来被中止的程序之处(断点),继续执行被中断的主程序。图5-1为整
个中断响应和处理过程。图5-1中断响应和处理过程如果单片机没有中断系统,单片机的大量时间可能会浪费在查询是否有服
务请求发生的定时查询操作上。采用中断技术完全消除了单片机在查询方式中的等待现象,大大地提高了单片机的工作效率和实时性。5.2
AT89S51中断系统结构中断系统结构图如图5-2所示。中断系统有5个中断请求源(简称中断源),两个中断优先级,可实现两
级中断服务程序嵌套。每一中断源可用软件独立控制为允许中断或关中断状态,中断优先级均可用软件来设置。5.2.1中断请求
源由图5-2可见,AT89S51中断系统共有5个中断请求源:(1)——外部中断请求0,中断请求信号由
引脚输入,中断请求标志为IE0。(2)——外部中断请求1,中断请求信号由引脚输入,中
断请求标志为IE1。(3)定时器/计数器T0计数溢出发出的中断请求,中断请求标志为TF0。(4)定时器/计数器T1计数溢出发出
的中断请求,中断请求标志为TF1。(5)串行口中断请求,中断请求标志为发送中断TI或接收中断RI。图5-2AT89
S51的中断系统结构示意图5.2.2中断请求标志寄存器5个中断请求源的中断请求标志分别由TCON和SCON的相应位锁存。
1.TCON寄存器为定时器/计数器的控制寄存器,字节地址为88H,可位寻址。特殊功能寄存器TCON的格式如图5-3所示。
图5-3特殊功能寄存器TCON的格式TCON各标志位功能如下:(1)TF1—定时器/计数器T1的溢出中断请求标志位。当
T1计数产生溢出时,由硬件使TF1置“1”,向CPU申请中断。CPU响应TF1中断时,TF1标志由硬件自动清“0”,TF1也可由软
件清“0”。(2)TF0—定时器/计数器T0的溢出中断请求标志位,功能与TF1类似。(3)IE1—外部中断请求1的中断请求标志
位。(4)IE0—外部中断请求0中断请求标志位,功能与IE1类似。(5)IT1—选择外部中断请求1为跳沿触发还是电平触发。
IT1=0,电平触发方式,引脚上低电平有效,并把IE1置“1”。转向中断服务程序时,由硬件自动把IE1清“0”。 IT1
=1,跳沿触发方式,加到引脚上的外部中断请求输入信号电平从高到低的负跳变有效,并把IE1置“1”。转向中断服务程序时,由硬件自动
把IE1清“0”。(6)IT0—选择外部中断请求0为跳沿触发方式还是电平触发方式,其意义与IT1类似。 AT89S51复位后,
TCON被清“0”,5个中断源的中断请求标志均为0。 TR1(D6位)、TR0(D4位)这2位与中断系统无关,将在第6章定时器/
计数器中介绍。2.SCON寄存器串行口控制寄存器,字节地址为98H,可位寻址。低二位锁存串行口的发送中断和接收中断的
中断请求标志TI和RI,格式如图5-4所示。 图5-4SCON中的中断请求标志位各标志位的功能:(1)T
I—串行口的发送中断请求标志位。每发送完一帧串行数据后,TI自动置“1”。TI标志必须由软件清“0”。(2)RI—串行口接收
中断请求标志位。串行口接收完一个串行数据帧,硬件自动使RI中断请求标志置“1”。必须在中断服务程序中用指令对RI清“0”。
5.3中断允许与中断优先级的控制中断允许控制由中断允许寄存器IE控制。中断优先级控制由中断优先级寄存器IP控制。5.
3.1中断允许寄存器IEAT89S51的对各中断源的开放或屏蔽,是由中断允许寄存器IE控制的。IE字节地址为A8H,可位寻
址,格式如图5-5所示。 图5-5中断允许寄存器IE的格式IE对中断的开放和关闭实现两级控制。
有一个总的开关中断控制位EA(IE.7位),EA=0时,所有的中断请求被屏蔽;EA=1时,开放中断,但5个中断源的中断请求是否
允许,还要由IE中的低5位所对应的5个中断请求允许控制位的状态来决定(图5-5)。IE中各位功能如下:(1)EA—中断允
许总开关控制位。 EA=0,所有的中断请求被屏蔽。 EA=1,所有的中断请求被开放。(2)ES——串行口中断允许位。 ES
=0,禁止串行口中断。 ES=1,允许串行口中断。(3)ET1——定时器/计数器T1的溢出中断允许位。 ET1=0,禁止T1
溢出中断。 ET1=1,允许T1溢出中断。(4)EX1——外部中断1中断允许位。 AT89S51复位以后,IE被清“0
”,所有中断请求被禁止。IE中与各个中断源相应的位可用指令置“1”或清“0”。若使某一个中断源被允许中断,除了IE相应的位被置“
1”外,还必须使EA位置“1”。改变IE的内容,可由位操作指令来实现(即SETBbit;CLRbit),也可用字节操作指
令实现。【例5-1】若允许片内2个定时器/计数器中断,并禁止其他中断源的中断请求,请编写设置IE的相应程序段。(1)用
位操作指令CLR ES ;禁止串行口中断CLR EX0 ;禁止外部中断0中断CLR EX1 ;禁止外部中断1中断
SETB ET0 ;允许定时器/计数器T0中断SETB ET1 ;允许定时器/计数器T1中断SETB EA ;总中断
开关位开放(2)用字节操作指令MOVIE,#8AH上述两段程序对IE的设置是相同的。5.3.2中断优先级
寄存器IPAT89S51的中断请求源有两个中断优先级,由软件分别设置为高优先级中断或低优先级中断,可实现:两级中断嵌套AT8
9S51正在执行低优先级中断的服务程序时,可被高优先级中断请求所中断,待高优先级中断处理完毕后,再返回低优先级中断服务程序。两级中
断嵌套的过程如图5-6所示。 图5-6两级中断嵌套的过程各中断源的中断优先级关系
,可归纳为两条基本规则:(1)低优先级可被高优先级中断,高优先级不能低优先级中断。如果某一中断源被设置为高优先级中断,则不能被任
何其他的中断源的中断请求所中断。(2)任何一种中断一旦得到响应,不会再被它的同级中断源所中断。中断优先级寄存器IP,其字节地址
为B8H,可位寻址。只要用程序改变其内容,可进行各中断源中断优先级的设置,IP寄存器的格式如图5-7所示。
图5-7IP寄存器的格式中断优先级寄存器IP各位的含义如下:(1)PS—串行口中断优先级控
制位 1:高优先级 0:低优先级(2)PT1—定时器T1中断优先级控制位 1:高优先级 0:低优先
级(3)PX1—外部中断1中断优先级控制位 1:高优先级 0:低优先级(4)PT0—定时器T0中断优先级控制位
1:高优先级 0:低优先级(5)PX0—外部中断0中断优先级控制位 1:高优先级 0:低优先级中断优先级控制寄
存器IP用位操作指令或字节操作指令可更新IP的内容,以改变中断优先级。AT89S51复位以后,IP的内容为0,各个中断源均为低优
先级中断。AT89S51的中断系统有两个不可寻址的“优先级激活触发器。一个指示某高优先级的中断正在执行,所有后来的中断均
被阻止;另一个触发器指示某低优先级的中断正在执行,所有同级的中断都被阻止,但不阻断高优先级的中断请求。在同时收到几个同优先级的中
断请求时,哪一个中断请求能优先得到响应,取决于内部的查询顺序。这相当于在同一个优先级内,还同时存在另一个辅助优先级结构,其查询顺序
见表5-1。 表5-1同级中断的查询次序 由此可见,各中断源在同一个优先级的条件下,外部中断0
的中断优先权最高,串行口中断优先权最低。【例5-2】IP寄存器初始化,AT89S51的两个外中断请求为高优先级,其他中断
请求为低优先级。(1)用位操作指令SETBPX0 ;外中断0设置为高优先级SETBPX1 ;外中断1设置为高优先级CLRPS ;串行口设置为低优先级CLRPT0 ;定时器/计数器T0为低优先级CLRPT1 ;定时器/计数器T1为低优先级(2)用字节操作指令MOVIP,#05H5.4响应中断请求的条件中断请求被响应,必须满足以下必要条件:(1)总中断允许开关接通,即IE寄存器中的中断总允许位EA=1。(2)该中断源发出中断请求,即对应的中断请求标志为“1”。(3)该中断源的中断允许位EA=1,即该中断被允许。(4)无同级或更高级中断正在被服务。当CPU查询到有效的中断请求时,在满足上述条件时,紧接着就进行中断响应。中断响应的过程:首先由硬件自动生成一条长调用指令“LCALLaddr16”。就是程序存储区中相应的中断入口地址。例如,对于外部中断1的响应,硬件自动生成的长调用指令为 LCALL0013H首先将程序计数器PC的内容压入堆栈以保护断点,再将中断入口地址装入PC,使程序转向响应中断请求的中断入口地址。各中断源服务程序的入口地址,如表5-2所示。 表5-2中断入口地址表 两个中断入口间只相隔8字节,难以安放一个完整的中断服务程序。因此,通常在中断入口地址处放置一条无条件转移指令,使程序执行转向中断服务程序入口。
献花(0)
+1
(本文系依米荷阳首藏)