配色: 字号:
数字电子技术基础简明教程课件第4章_触发器
2015-02-04 | 阅:  转:  |  分享 
  
第4章触发器概述4.1基本触发器4.1.1用与非门组成的基本触发器4.1.2用或非门组成的基本触发器4.1.3集成基本触发器4.2同步触发器1、时钟电平控制,无约束问题 在CP=1期间,若D=1,则Qn+1=1;若D=0,则Qn+1=0,即根据输入信号D取值不同,触发器既可以置1,也可以置0。 由于电路是在同步RS触发器基础上经过改进得到的,所以约束问题不存在。2、CP=1时跟随,下降沿到来时才锁存 CP=1期间,输出端随输入端的变化而变化;只有当CP脉冲下降沿到来时才锁存,锁存的内容是CP下降沿瞬间D的值。集成同步D触发器引脚图4.3.1边沿D触发器一、电路组成及工作原理二、集成边沿D触发器1、D的逻辑表达式二、集成边沿JK触发器三、边沿JK触发器的主要特点1、CP边沿(上升沿或下降沿)触发 在CP脉冲上升沿(或下降沿)时刻,触发器按照特性方程的规定转换状态,其他时间里,J、K不起作用。2、抗干扰能力强 因为只在触发沿甚短的时间内触发,其他时间输入信号对触发器不起作用,保证信号的可靠接收。3、功能齐全,使用灵活方便 具有置1、置0、保持、翻转四种功能。二、主要特点三、集成同步D触发器1.TTL:74LS375CPDQG1QG3R&&SG2G41>1>1G5RS+VCC74LS3751D01LE1D12D02LE2D11Q01Q01Q11Q12Q02Q02Q12Q114791215236510111413Q1Q1Q2Q2Q3Q3Q4Q4––––D1CP1、2D2D3CP3、4D48162.CMOS:CC4042CDG1QG3G2G41TGQTG111CG5G6CP11=1POL0CPCPCPCP1CPCPCP=1?保持CP=0?DCP=1?DCP=0?保持POL=1时,CP=1有效,锁存的内容是CP下降沿时刻D的值;POL=0时,CP=0有效,锁存的内容是CP上升沿时刻D的值。POL是CP极性控制信号。当POL=0时,C=CP、C=CP;当POL=1时,C=CP、C=CP。+VCCD0D1D2D3CPPOLQ0Q0Q1Q1Q2Q2Q3Q347131456329101211151Q0Q0Q1Q1Q2Q2Q3Q3––––D0D1D2D3CPPOL816VSSCC4042保持接收接收保持01010101?010?011011?111?000?100??100?101注Qn+1DCPPOLQn特性表真值表接收CP上升沿锁存接收CP下降沿锁存D锁存D锁存D00D?0D11D?1注QDCPPOL状态图波形图同步D触发器的特性方程:010/1/D=1/0/CPDQQCP=1,Q跟随D变化;CP下降沿锁存。(a)74LS375的引脚图16151413121110974LS37512345678VCC4D4Q4Q2G3Q3Q3D1D1Q1Q1G2Q2Q2DGND(b)CC4042的引脚图161514131211109CC404212345678VDD4Q4D3D3Q3Q2Q2Q4Q1Q1Q1DCPPOL2DVSSCP1、2CP3、4POL=1时,CP=1有效,锁存的内容是CP下降沿时刻D的值;POL=0时,CP=0有效,锁存的内容是CP上升沿时刻D的值。作业题P274题4.2题4.3一、填空题1、同步RS触发器:CP=0时输出端Q和Q的状态();CP=1时RS变化将引起触发器输出端Q和Q的状态()。2、同步D触发器的特性方程是()。二、选择题1、没有约束条件的触发器是()。⑴基本RS触发器⑵同步D触发器⑶同步RS触发器2、若将D触发器的D端连接到Q端上,经过100个脉冲后,它的次态Q(t+100)=0,则现态Q(t)应为()。⑴Q(t)=0⑵Q(t)=1⑶与原态无关一、填空题1、同步RS触发器:CP=0时输出端Q和Q的状态(保持不变);CP=1时RS变化将引起触发器输出端Q和Q的状态(变化)。2、同步D触发器的特性方程是()。二、选择题1、没有约束条件的触发器是(⑵)。⑴基本RS触发器⑵同步D触发器⑶同步RS触发器2、若将D触发器的D端连接到Q端上,经过100个脉冲后,它的次态Q(t+100)=0,则现态Q(t)应为(⑴)。⑴Q(t)=0⑵Q(t)=1⑶与原态无关边沿触发器是利用时钟脉冲的有效边沿(上升沿或下降沿)将输入的变化反映在输出端,而在CP=0及CP=1不接收信号,输出不会误动作。边沿触发器——CP脉冲上升沿或下降沿进行触发。正边沿触发器——CP脉冲上升沿触发。负边沿触发器——CP脉冲下降沿触发。边沿触发方式,可提高触发器工作的可靠性,增强抗干扰能力。4.3边沿触发器两个同步D触发器级联而成具有主从结构(1)CP=0时,门G7、G8被封锁,门G3、G4打开,从触发器的状态取决于主触发器Q=Qm、Q=Qm,输入信号D不起作用。(2)CP=1时,门G7、G8打开,门G3、G4被封锁,从触发器状态不变,主触发器的状态跟随输入信号D的变化而变化,即在CP=1期间始终都有Qm=D。二、工作原理(3)CP下降沿到来时,封锁门G7、G8,打开门G3、G4,主触发器锁存CP下降时刻D的值,即Qm=D,随后将该值送入从触发器,使Q=D、Q=D。(4)CP下降沿过后,主触发器锁存的CP下降沿时刻D的值被保存下来,而从触发器的状态也将保持不变。综上所述,边沿D触发器的特性方程为:边沿D触发器没有一次变化问题。G5G9G6G1CPG3G&QQ1G7G&&1D1&&&&&G8G10G4G2G11RDSDDCPQQ曾用符号SDRDQ国标符号QSDCPDRD三、异步输入端的作用1、同步输入端与异步输入端带有异步输入端的边沿D触发器的逻辑电路图和逻辑符号如图所示。D叫做同步输入端。、叫做异步输入端,当=0时,触发器被复位到0状态;当=0时,触发器被置位到1状态。G5G9G6G1CPG3G&QQ1G7G&&1D1&&&&&G8G10G4G2G11RDSD2、异步输入端的工作原理⑴、RD端的工作原理当RD=0时,为了可靠地将触发器复位到0状态,RD既接到门G2、G6的输入端,也接到门G7的输入端。这不仅将主触发器和从触发器同时直接复位到0状态,而且还封住了门G7,使D即便是CP=1也不能起作用。也就是说无论CP处在什么状态(0或1),加在RD端的低电平或负脉冲均能将触发器可靠地复位到Q=0、Q=1,即0状态。G5G9G6G1CPG3G&QQ1G7G&&1D1&&&&&G8G10G4G2G11RDSD2、异步输入端的工作原理⑵、SD端的工作原理SD分别接到门G1、G5、G8的输入端。因此无论CP为何值,加在SD端的低电平或负脉冲,都能将触发器可靠地置位到Q=1、Q=0,即1状态。即使CP=1,由于门G8被封锁,D信号也进不了主触发器,也就是说,只要加在SD端的低电平或负脉冲一到,无论CP是什么状态、D为何值,触发器一定是Q=1、Q=0。注意:CC4013的异步输入端RD和SD为高电平有效。CP上升沿触发三、边沿D触发器的主要特点1、CP边沿(上升沿或下降沿)触发在CP脉冲上升沿(或下降沿)时刻,触发器按照特性方程Qn+1=D的规定转换状态,实际上是加在D端的信号被锁存起来,送到输出端。2、抗干扰能力强因为只在触发沿甚短的时间内触发,其他时间输入信号对触发器不起作用,保证信号的可靠接收。3、只具有置1、置0功能在某些情况下,使用起来不够方便。CPDQ波形图QQCPDQ边沿触发器及CP和D的波形如下图所示,试对应画出Q和Q的波形图。解:由图所示的边沿触发器逻辑符号可知这是一个下降沿触发的边沿D触发器,于是画出的Q和Q的波形如下。波形图QQCPD边沿触发器及CP和D的波形如下图所示,试对应画出Q和Q的波形图。解:由图所示的边沿触发器逻辑符号可知这是一个上升沿触发的边沿D触发器,于是画出的Q和Q的波形如下。CPDQQ如右图所示在边沿D触发器的基础上,增加三个门G1、G2、G3,把输出Q馈送回G1、G3便构成了边沿JK触发器。4.3.2边沿JK触发器DCP&&QQ1&&&11≥1≥1JK&&&&G1G2G3一、电路组成及其工作原理逻辑符号如下图所示。CP下降沿时刻有效二、工作原理2、特性方程将上式代入边沿D触发器的特性方程,可以得到:DCP&&QQ1&&&11≥1≥1JK&&&&G1G2G3①74LS112为CP下降沿触发,其异步输入端RD和SD为低电平有效。②CC4027为CP上升沿触发,且其异步输入端RD和SD为高电平有效。注意1、CMOS边沿JK触发器CC4027异步置1异步置0不允许10不用×××01××××10××××11×不变01××000↓××100↓保持同步置0同步置1翻转0100111000000↑00100↑01000↑01100↑10000↑10100↑11000↑11100↑注Qn+1JKQnRDSDCPCC4027的特性表当RD=SD=0时,CP上升沿瞬间,触发器按照特性方程Qn+1=JQn+KQn的规定转换状态,CP下降沿无效,即CP下降沿不起作用,相应地触发器仍维持原来状态不变。当异步输入端工作时,J、K、Qn、CP均无效,即对Qn+1不起作用,触发器输出端的状态仅决定于RD、SD的取值,当RDSD=01时置1,RDSD=10时置0,RDSD=11不允许。2、TTL边沿JK触发器74LS11274LS112的特性表异步置0异步置1不允许10不用×××01××××10××××00×不变01××011↑××111↑保持同步置0同步置1翻转0100111000011↓00111↓01011↓01111↓10011↓10111↓11011↓11111↓注Qn+1JKQnRDSDCP当RD=SD=1时,CP下降沿瞬间,触发器按照特性方程Qn+1=JQn+KQn的规定转换状态,CP上升沿无效,即CP上升沿不起作用,相应地触发器仍维持原来状态不变。当异步输入端工作时,J、K、Qn、CP均无效,即对Qn+1不起作用,触发器输出端的状态仅决定于RD、SD的取值,当RDSD=01时置0,RDSD=10时置1,RDSD=00不允许。4.3.3边沿触发器的功能分类、功能表示方法及转换一、边沿触发器逻辑功能分类1、JK触发器凡具有保持、置1、置0、翻转功能的电路都称为JK型时钟触发器,简称JK触发器。CP下降沿(或上升沿)有效特性表特性方程DQn+10011功能置0置1特性表CP下降沿(或上升沿)时刻有效特性方程2、D型触发器凡具有置1、置0功能的电路都称为D型时钟触发器,简称D型触发器或D触发器。Q1DC1CPDQ(a)Q1DC1CPDQ(b)肖合九教授数字逻辑电路第4章触发器概述4.1基本触发器4.2同步触发器4.3边沿触发器4.4触发器的电气特性数字电路:分组合逻辑电路和时序逻辑电路两大类。组合逻辑电路的基本单元是门电路。时序逻辑电路的基本单元是触发器。一、对触发器的基本要求1、具有两个能自行保持的稳态——0状态和1状态(0状态和1状态表征触发器的存储内容)2、能够接收、保存和输出信号,即外加触发信号时,电路的输出状态可以翻转;在触发信号消失后,能将获得的新态保存下来。二、触发器的现态和次态现态Qn——触发器接收输入信号之前的状态次态Qn+1——触发器接收输入信号之后的状态(现态Qn和次态Qn+1的逻辑关系是研究触发器工作原理的基本问题) 从电路结构不同分1、基本触发器2、同步触发器3、边沿触发器从逻辑功能不同分1、RS触发器2、JK触发器3、D触发器4、T触发器5、T’触发器三、触发器的分类触发器基本触发器同步触发器边沿触发器输入信号直接加到输入端,是触发器的基本电路结构,是构成其他类型触发器的基础。输入信号经过控制门输入,控制门受时钟信号CP控制。只在时钟信号CP的上升沿或下降沿时刻,输入信号才能被接收。信号输入端低电平有效一、电路组成和逻辑符号用两个与非门交叉连接构成电路组成逻辑符号有两个输出端,一个无小圆圈,为Q端,一个有小圆圈,为Q端。两个互补的输出端1状态:Q=1、Q=00状态:Q=0、Q=1SRQ1001100①R=0、S=1时:由于R=0,不论原来Q为0还是1,都有Q=1;再由S=1、Q=1可得Q=0。即不论触发器原来处于什么状态都将变成0状态,这种情况称将触发器置0或复位。R端称为触发器的置0端或复位端。二、工作原理0110②R=1、S=0时:由于S=0,不论原来Q为0还是1,都有Q=1;再由R=1、Q=1可得Q=0。即不论触发器原来处于什么状态都将变成1状态,这种情况称将触发器置1或置位。S端称为触发器的置1端或置位端。Q100SR011③R=1、S=1时:根据与非门的逻辑功能不难推知,触发器保持原有状态不变,即原来的状态被触发器存储起来,这体现了触发器具有记忆能力。11101101Q100011SR11不变0011?④R=0、S=0时:Q=Q=1,不符合触发器的逻辑关系。并且由于与非门延迟时间不可能完全相等,在两输入端的0同时撤除后,将不能确定触发器是处于1状态还是0状态。所以触发器不允许出现这种情况,这就是基本RS触发器的约束条件。Q10001111不变SR00不定Q=Q“保持”Q=0Q=10态“置0”或“复位”(Reset)Q=1Q=01态“置1”或“置位”(Set)Q和Q均为UHR先撤消:1态S先撤消:0态信号同时撤消:状态不定(随机)总结:1、2、3、4、基本RS触发器的特性表1011触发器置010101001触发器保持原状态不变0000×111触发器状态不定×1100101触发器置10100说明Qn+1RSQn基本RS触发器的特性表电路中,输入信号是R、S。当R=0时R=1、当R=1时R=0;当S=0时S=1、当S=1时S=0。因此基本RS触发器的特性表又可以表示如下:011100不用不用000001010011100101110111Qn+1RSQn基本RS触发器的简化特性表保持置1置0不允许Qn10不用00011011注Qn+1RS次态Qn+1的卡诺图特性方程触发器的特性方程就是触发器次态Qn+1与输入及现态Qn之间的逻辑关系式Qn000111100×0011×011RS约束条件SRQn状态图描述触发器的状态转换关系及转换条件的图形称为状态图01×1/1×/10/01/①当触发器处在0状态,即Qn=0时,若输入信号=01或11,触发器仍为0状态;RS②当触发器处在1状态,即Qn=1时,若输入信号=10或11,触发器仍为1状态;RS若RS=10,触发器就会翻转成为1状态。若RS=01,触发器就会翻转成为0状态。波形图反映触发器输入信号取值和状态之间对应关系的图形称为波形图RSQQ置1置0置1置1置1保持不允许不定RSQQ置0置1置1保持不定保持不允许不允许不允许置0保持当R=S=0的信号同时撤销当R=S=0的信号分时撤销当R=S=0的信号分时撤销1、R=S=0是不允许的,这时Q端和Q端都为高电平,这是一种未定义的状态。2、当R=S=0的信号同时撤销时状态不定。3、当R=S=0的信号分时撤销时,状态决定于后撤销的信号。输入信号R、S为高电平有效用两个或非门交叉连接构成电路组成两个互补的输出端1状态:Q=1、Q=00状态:Q=0、Q=1或非门组成的基本RS触发器的状态转换表R高电平有效置0S高电平有效置1基本RS触发器的特点:主要优点(1)结构简单,仅由两个与非门或者或非门交叉连接构成。(2)具有置0、置1和保持功能,其特性方程为存在问题(1)电平直接控制,即由输入信号直接控制触发器的输出,电路抗干扰能力下降(2)R、S之间存在约束,即两个输入不能同时为高电平。约束条件EN=1时工作EN=0时禁止1S3S作业题P273题4.1一、填空题1、按照电路结构和工作特点的不同,将触发器分成()、()和()。2、由与非门构成的基本RS触发器的特征方程为:();约束条件为:()。3、填写下表所示的RS触发器特性表中的Qn+1。二、选择题1、已知R、S是或非门构成的基本RS触发器输入端,则约束条件为()。⑴RS=0⑵R+S=1⑶RS=1⑷R+S=02、有1个与非门构成的基本RS触发器,欲使Qn+1=Qn,则输入信号应为()。⑴S=0,R=1 ⑵S=R=1⑶S=1,R=0 ⑷S=R=000011011Qn+1RS一、填空题1、按照电路结构和工作特点的不同,将触发器分成(基本触发器)、(同步触发器)和(边沿触发器)。2、由与非门构成的基本RS触发器的特征方程为:();约束条件为:(RS=0)。3、填写下表所示的RS触发器特性表中的Qn+1。二、选择题1、已知R、S是或非门构成的基本RS触发器输入端,则约束条件为(⑴)。⑴RS=0⑵R+S=1⑶RS=1⑷R+S=02、有1个与非门构成的基本RS触发器,欲使Qn+1=Qn,则输入信号应为(⑷)。⑴S=0,R=1 ⑵S=R=1⑶S=1,R=0 ⑷S=R=0Qn10不用00011011Qn+1RS在数字系统中,如果要求某些触发器在同一时刻动作,就必须给这些触发器引入时间控制信号。时间控制信号也称同步信号,或时钟信号,或时钟脉冲,简称时钟,用CP(ClockPulse)表示。CP-控制时序电路工作节奏的固定频率的脉冲信号,一般是矩形波。具有时钟脉冲CP控制的触发器称为同步触发器,或时钟触发器,触发器状态的改变与时钟脉冲同步。同步触发器:同步RS触发器同步D触发器一、电路组成及工作原理1.电路及逻辑符号QG1R&&SQG3R&&SG2G4CP曾用符号QQRSRSCPCP国标符号QQRSRSCPC14.2.1同步RS触发器控制门只有CP=1时,G3、G4导通与非门G1、G2构成基本触发器,与非门G3、G4是控制门,输入信号R、S通过控制门进行传送,CP称为时钟脉冲,是输入控制信号。时钟信号时钟信号QG1R&&SQG3R&&SG2G4CP2.工作原理从右上图所示电路可以看出,CP=0时控制门G3、G4被封锁,基本触发器保持原来状态不变。只有当CP=1时控制门被打开后,输入信号才会被接收,而且工作情况与右下图所示的由与非门构成的基本RS触发器电路没有什么区别。因此,可列出特性表如下。QG1R&&SQG2不用1111不允许不用111001101置00110011011置11101011001保持01000保持Qn0×××注Qn+1CPRSQnQG1R&&SQG3R&&SG2G4CP特征方程当CP=0保持当CP=1对照由与非门构成的基本RS触发器的逻辑功能也可以得到上式的特征方程。由特性表可列出特征方程如下。从右图所示的电路也可以推导出特征方程。约束条件CP=1期间有效二、主要特点1.时钟电平控制CP=1期间触发器接收输入信号;CP=0期间触发器保持状态不变。与基本RS触发器相比,对触发器状态的转变增加了时间控制。多个这样的触发器可以在同一个时钟脉冲控制下同步工作,这给用户的使用带来了方便而且由于这种触发器只在CP=1时工作,CP=0时被禁止所以其抗干扰能力也要比基本RS触发器强得多。2.RS之间有约束同步RS触发器在使用过程中,如果违反了RS=0的约束条件,则可能出现下列四种情况:⑴CP=1期间,若R=S=1,则将出现Q端和Q端均为高电平的不正常情况。⑵CP=1期间,若R、S分时撤销,则触发器的状态决定于后撤销者。⑶CP=1期间,若R、S同时从1跳变到0则会出现竞态现象,而竞争结果是不能预先确定的。⑷若R=S=1时CP突然撤销,即从1跳变到0,也会出现竞态现象,而竞争结果是不能预先确定的。RSQQCP不允许不允许不允许一、电路组成及工作原理QG1R&&SQG3R&&SG2G4CP1D(CP=1期间有效)4.2.2同步D触发器在同步RS触发器的基础上,增加了反相器G5,通过它把加在S端的D信号反相后送到了R端。如右图。简化电路:省掉反相器。把G3的输出送到R端。G3的输出为S·CP=S·1=S=D=R















































































献花(0)
+1
(本文系876543210ak...首藏)