西门子工业 自动化项目 PLC采用输入/输出映象寄存器的优点 设计实践 在CPU一个扫描周期中,输入映象寄存器向用户程序提供一个始终一致 的过程信号映象,这样保证CPU在执行用户程序过程中数据的一致性。 在CPU扫描周期结束时,将输出映象寄存器的最终结果送给外设,避免 了输出信号的抖动。 由于输入/输出映象寄存器区位于CPU的系统存储器区,访问速度比直接 访问信号模块要快,缩短了程序执行时间。 抗干扰能力强。在CPU扫描周期中,仅在开始的很短时间内读取输入模 块的状态值,存入输入映象寄存器,以后输入模块的干扰信号不会影响 CPU程序的执行。即使在某个扫描周期干扰侵入,并造成输出值错误,由 于扫描周期时间远远小于执行器的机电时间常数,因此当它还没有来得及 使执行器发生错误的动作,下一个扫描周期正确的输出就会将其纠正,使 PLC的可靠性显得更高。 2009-2-26第1章绪论14/14 |
|