共 13 篇文章 |
|
MIPI扫盲——Lattice CSI-2 / DSI DPHY Receiver IP介绍。其中Module中的提供的mipi_phy和下面圈出来的两个IP都能够实现CSI-2和DSI的收发功能,但是IP的功能要更加强大一点,提供了可供仿真验证的工程给用户,并增加了很多的调试信号,而这些Module中的mipi_phy是没有的。CSI-2/DSI D-PHY Receiver IP(下称该IP)是基于MIPI D-PHY v1.1、MIPI ... 阅449 转7 评0 公众公开 19-06-14 10:37 |
阅177 转3 评0 公众公开 19-06-14 10:33 |
MIPI扫盲——DSI介绍(一)为了增强系统的鲁棒性,从MIPI DSI v1.02版本开始,在EoT之前加入了EoTp短包,用于表示HS模式传输即将结束。此外,DSI协议中还定义了两种特殊的包:Null Packet和Blanking Packet。并且Null Packet和Blanking Packet是且只能是长包。其中,Null Packet是一种为了是Data Lane保持在HS模式下的机制,此时Data Lane并没... 阅1409 转9 评0 公众公开 19-06-14 10:30 |
阅1089 转4 评0 公众公开 19-06-14 10:28 |
阅474 转5 评0 公众公开 19-06-14 10:25 |
阅557 转5 评0 公众公开 19-06-14 10:23 |
阅584 转8 评0 公众公开 19-06-14 10:19 |
MIPI CSI-2协议支持多种Lane的配置方式,最小仅仅需要一个Clock Lane和一个Data Lane,而最大则支持一个Clock Lane和多大4个Data Lane。其中,4个Data Lane由Clock Lane进行同步传输数据,显然,这需要在传输数据之前对数据进行分配(或者合并),具体如下图所示:同时,这会带来一个问题(以2个Data Lane)为例,当所传送字节数为偶数时,Lane... 阅1950 转10 评0 公众公开 19-06-14 10:16 |
对于一个支持反向HS模式通信的Bidirectional系统来说,主机模块中的Data Lane至少需要包含HS-TX、LP-TX、LP-RX、LP-CD和CIL-MFXY;而从机模块中的Data Lane则至少需要包含HS-RX、LP-RX、LP-TX、LP-CD和CIL-SFXY。HS模式进入:LP11→LP01→LP00→SoT(Start of Transmission);Escape模式进入:LP11→LP10→LP00→LP01→LP00→Entry Code;TX端... 阅675 转9 评0 公众公开 19-06-14 10:11 |
阅361 转2 评0 公众公开 19-06-14 10:10 |