分享

【一起涨姿势】常见时钟电路的PCB设计技巧

 奔向工程小拿 2015-05-23
?点击上面EDA365关注我们

定期推送电子工程设计相关技术文章与实用技巧,做最接地气的电子行业微信平台!赶快关注我们吧!(微信号:eda365-com


1时钟电路的布局要求

1.晶体晶振和时钟分配器与相关的IC器件要尽量靠近;

2.时钟电路的滤波器要尽量靠近时钟电路的电源输入管脚,减少电源和地的回流面积,时钟电路的电源尽量用型滤波;

3.晶体晶振和时钟分配器的布局要注意远离对外接口器件,远离电源模块(特别是噪声较大的开关电源),远离变压器,远离散热器,远离板边


2时钟电路的布线要求

1.时钟电路的电源的处理一般采用铺铜处理、电容注意放置顺序和打过孔的位置;

2.长于1inch的时钟线最好是走内层(选择最优的布线层),如果要换层打过孔,应该注意表面的走线最好不要超过50MIL,时钟线最好少换层,并且在换层的地方打回流地过孔;

3.时钟线最好不要有跨分割的现象存在,必要的时候,可以对时钟信号进行立体包地

4.时钟信号与其它信号线的距离如果有可能尽量保证在5W 以上,避免两根时钟线并行超过2inch以上。


3常见晶体,晶振的处理方式

晶体的处理方式:要求走线经过电容后在到芯片,走线可以进行包地处理。有的会要求在晶体下面不打孔,插件晶振有的要求正面露铜


晶振的处理方式:滤波电容要靠近管脚,匹配电阻靠近输出端,有空间的情况下可以进行包地处理


差分晶振的处理方式:电容靠近电源脚,耦合电容靠近晶振.

如果板子很密的情况下,晶振下面可以打地孔,不能打电源及信号孔


可编程控制晶振的处理方式:在一定频率范围内可以通过I2C来控制使用某个频率。电容靠近电源管脚,AC耦合电容靠近输出脚




EDA365电子工程技术网站

http://www.

    本站是提供个人知识管理的网络存储空间,所有内容均由用户发布,不代表本站观点。请注意甄别内容中的联系方式、诱导购买等信息,谨防诈骗。如发现有害或侵权内容,请点击一键举报。
    转藏 分享 献花(0

    0条评论

    发表

    请遵守用户 评论公约

    类似文章 更多