分享

【信号采集】基于FPGA的高速信号采集系统

 李清龙1023 2023-11-15 发布于安徽

1、高速采集系统实现的功能,FPGA内部功能模块组成;

2、高速ADC接口的FPGA实现;

3、数字下变频(DDC)的FPGA实现;

4、三倍抽取功能的FPGA实现;

5、Aurora接口的FPGA实现;

高速采集系统的功能和组成:

1、实现功能:

对中频模拟信号进行采集变成中频数字信号,将中频信号下变频为零频数字信号,数据做一定处理后,通过高速数字接口发送给后级处理系统;

2、系统组成:

高速ADC完成对模拟信号的采集,DDC将采集到的信号滤波下变频,数据处理模块对数据进行三倍抽取,通过AURORA接口模块将处理后的数据发送给后级。

watermark,type_d3F5LXplbmhlaQ,shadow_50,text_Q1NETiBATGluZXN0LTU=,size_20,color_FFFFFF,t_70,g_se,x_16

watermark,type_d3F5LXplbmhlaQ,shadow_50,text_Q1NETiBATGluZXN0LTU=,size_20,color_FFFFFF,t_70,g_se,x_16

watermark,type_d3F5LXplbmhlaQ,shadow_50,text_Q1NETiBATGluZXN0LTU=,size_20,color_FFFFFF,t_70,g_se,x_16

DDC负责下变频以及滤波,抽取模块负责降低数据速率。

2、高速ADC接口的FPGA实现

watermark,type_d3F5LXplbmhlaQ,shadow_50,text_Q1NETiBATGluZXN0LTU=,size_20,color_FFFFFF,t_70,g_se,x_16

利用SPI总线对其进行配置,通道模式的选择、幅度的控制、偏移量的控制、相位的控制。

3、数字下变频(DDC)的FPGA实现

watermark,type_d3F5LXplbmhlaQ,shadow_50,text_Q1NETiBATGluZXN0LTU=,size_20,color_FFFFFF,t_70,g_se,x_16

DDC先对中频信号降至零频信号,在经过滤波将镜像信号(在f/2处)滤除掉。

下变频模块的实现

watermark,type_d3F5LXplbmhlaQ,shadow_50,text_Q1NETiBATGluZXN0LTU=,size_20,color_FFFFFF,t_70,g_se,x_16

滤波器的原理:

两个信号在时域的卷积等于在频域的相乘。

watermark,type_d3F5LXplbmhlaQ,shadow_50,text_Q1NETiBATGluZXN0LTU=,size_20,color_FFFFFF,t_70,g_se,x_16

3、三倍抽取模块

watermark,type_d3F5LXplbmhlaQ,shadow_50,text_Q1NETiBATGluZXN0LTU=,size_20,color_FFFFFF,t_70,g_se,x_16

watermark,type_d3F5LXplbmhlaQ,shadow_50,text_Q1NETiBATGluZXN0LTU=,size_20,color_FFFFFF,t_70,g_se,x_16

watermark,type_d3F5LXplbmhlaQ,shadow_50,text_Q1NETiBATGluZXN0LTU=,size_20,color_FFFFFF,t_70,g_se,x_16

    本站是提供个人知识管理的网络存储空间,所有内容均由用户发布,不代表本站观点。请注意甄别内容中的联系方式、诱导购买等信息,谨防诈骗。如发现有害或侵权内容,请点击一键举报。
    转藏 分享 献花(0

    0条评论

    发表

    请遵守用户 评论公约

    类似文章 更多