分享

硬核科普 | 一文看懂扇出型晶圆级封装(FOWLP)

 rwm1110 2023-11-19 发布于新疆
图片

近几年中,芯片特征尺寸已接近物理极限,而先进封装技术成为延续摩尔定律的重要途径。一系列新型封装技术出现在人们视野之中。而其中扇出型晶圆级封装(FOWLP)被寄予厚望,它将为下一代紧凑型、高性能的电子设备提供坚实而有力的支持。

图片

扇出型晶圆级封装技术无需使用中介层或硅通孔(TSV),即可实现外形尺寸更小芯片的封装异构集成。在嵌入每个裸片时,裸片间的空隙会有一个额外的I/O连接点,在提高I/O数量的同时,也会使得硅的利用率有所提升。在扇出型晶圆级封装技术的加持下,具有成千上万I/O点的半导体器件可通过两到五微米间隔线实现无缝连接,从而使互连密度最大化。

工艺步骤

图片

从晶圆代工厂(Foundry)生产完成的晶圆(Wafer)经过测试后进入生产线类似传统封装,扇出型封装第一步也需要将来料晶圆切割成为裸晶。

图片

扇出型封装的主要特点是将切割后的裸晶组合成为重构晶圆,与来料晶圆相比,重构晶圆上裸晶之间的距离相对更大,因此方便构造单位面积更大,输入输出(I/O)更多的芯片成品。

图片

塑封、去除载片

完成重构晶圆的贴片后,对重构晶圆进行塑封以固定和保护裸晶。然后将重构晶圆载片移除,从而将裸晶对外的输入输出接口(I/O)露出。

图片

制作再布线层

为了将裸晶上的接口(I/O)引出至方便焊接的位置,在晶圆上通过金属布线工艺制作再布线层(RDL)。

图片

晶圆减薄

为使芯片成品更轻薄,对晶圆进行减薄加工。

图片

植球

在再布线层(RDL)所连接的金属焊盘上进行植球,方便后续芯片在印刷电路板(PCB)上的焊接。

图片

晶圆切割、芯片成品

最后将重构晶圆进行切割,以得到独立的芯片。

芯片制造工艺的发展不会停滞,长电科技在先进封测领域深耕多年,拥有深厚的技术积累和坚实的平台。无论是现在还是未来,长电科技都将精准把握市场趋势、紧扣科技脉搏,为推动芯片成品制造技术的突破与发展尽一份力量。

关于长电科技

长电科技是全球领先的集成电路制造和技术服务提供商,提供全方位的芯片成品制造一站式服务,包括集成电路的系统集成、设计仿真、技术开发、产品认证、晶圆中测、晶圆级中道封装测试、系统级封装测试、芯片成品测试并可向世界各地的半导体客户提供直运服务。

通过高集成度的晶圆级(WLP)、2.5D/3D、系统级(SiP)封装技术和高性能的倒装芯片和引线互联封装技术,长电科技的产品、服务和技术涵盖了主流集成电路系统应用,包括网络通讯、移动终端、高性能计算、车载电子、大数据存储、人工智能与物联网、工业智造等领域。长电科技在全球拥有23000多名员工,在中国、韩国和新加坡设有六大生产基地和两大研发中心,在20多个国家和地区设有业务机构,可与全球客户进行紧密的技术合作并提供高效的产业链支持。

有关更多信息,请访问 www.jcetglobal.com。

    本站是提供个人知识管理的网络存储空间,所有内容均由用户发布,不代表本站观点。请注意甄别内容中的联系方式、诱导购买等信息,谨防诈骗。如发现有害或侵权内容,请点击一键举报。
    转藏 分享 献花(0

    0条评论

    发表

    请遵守用户 评论公约

    类似文章 更多