共 14 篇文章 |
|
对于SGMII链路应用,Stratix V、Stratix IV、Stratix III和Arria II GX FPGA (快速等级)以及HardCopy IV和HardCopy III ASIC (支持SGMII LVDS I/O的Altera器件)中的LVDS I/O提供最佳解决方案,最大的器件提供132对LVDS发射器和接收器,支持低功耗差分信号功能。三速以太网MegaCore功能知识产权(IP)使用Stratx V、Stratix IV、Stratix III、Arri... 阅430 转2 评0 公众公开 11-10-12 14:04 |
在CvcloneII中,A1tera集成了完整的千兆以太网硬核,硬核包括MAC模块以及可选择的物理层PCS模块和PMA模块,其中MAC模块支持l0/100/1000 Mb/s。以太网控制器的FPGA设计工作包括以太网MAC子层的FPGA设计,MAC子层与上层协议的接口设计以及MAC与物理层(PHY)的GMII接口设计。相应的接口信号包括:控制接口信号,复位信号,MAC系统端信号(包括接收... 阅931 转10 评0 公众公开 11-09-26 14:37 |
verilog仿真环境的搭建3:Debussy的设置Posted on 2009/07/05, 21:10, by Feng Jun, under 技术.在前面文章中,已经可以调用modelsim进行仿真了,要配合Debussy使用的话,就需要在仿真中生成波形文件供调试。如果波形文件比较大的话,打开时会占用很多内存,这时可以把波形文件分段输出,调试时只要载入指定时间段的波形文件就可以了,将第三行... 阅1634 转2 评0 公众公开 11-09-07 15:43 |
TOE技术以及TOE网卡的工作原理2009-08-17 16:12:39标签:TOE网卡i SCSI、Remote Diret Memory Access.我们知道,用TCP/IP协议处理网络流量,要占用大量服务器资源。TCP减负引擎网卡在接收数据时,在网卡内进行协议处理,因此,它不必将数据复制到服务器缓冲区,而是直接复制到应用程序的缓冲区,这种“零拷贝”方式避免了网卡和服务器间的不必... 阅148 转0 评0 公众公开 11-08-30 16:12 |
Simulink中TCP/IP中的接收模块,其终端的地址,端口的设置要与FPGA上的以太网的IP地址、端口的设置一致,这就为 TCP/IP接收模块指定了要通信的地址即完成了接收模块TCP/IP的相关配置,也就完成了FPGA与Matlab中以太网通信的接收模块的搭建,在 Simulink中,具体的模块设计如图3所示。网络通信程序主要完成从超极终端发送数据,传到Simulink... 阅939 转7 评0 公众公开 11-08-30 09:39 |
§ 实验4:环回模式下的 EMAC 外设。实验说明。§ 实验 1:分析以太网帧 — 使用 ISim 或 ModelSim 对三态 EMAC 核进行功能仿真。§ 实验 5: 环回模式下的 TEMAC 外设 — 创建处理器系统,其中包括项目的硬 TEMAC 例程。§ ... 阅221 转1 评0 公众公开 11-08-29 13:42 |
本文将介绍Virtex-5 器件中的以太网 MAC模块的功能集,同时描述Virtex-5 和Virtex-4 FX 以太网 MAC之间的区别,指出一些潜在的应用,探索如何使用标准的Xilinx工具将以太网MAC融入用户的设计。图1:Virtex-5以太网MAC的模块结构图物理接口 您可以单独配置每个以太网 MAC的物理接口,使其作为五种不同的以太网接口中的一种进行工作。Virtex-... 阅166 转1 评0 公众公开 11-08-29 11:52 |
32个最热CPLD-FPGA论坛。http://www.eeproductcenter.com/ - 外文 5. FPGA和CPLD可编程逻辑器件 - 莱迪思半导体公司 http://www.latticesemi.com.cn/ - 中文 6. Altera中文主页 强烈推荐 http://www.altera.com.cn/ - 中文 7. 强烈推荐FPGA学习。http://www.fpga4fun.com/links.html - 外文 26. FPGA CPU News 收集了大量的关于FPGA,CPU的新闻... 阅241 转11 评0 公众公开 11-08-29 11:49 |
通信协议中的PHY层通常使用的是PCS、PMA和PMD子层。以太网通信应用中的PHY PCS、PMA和PMD层示例图2以太网通信应用中的PHY PCS、PMA和PMD层示例硬化或嵌入式IP考虑事项。物理层包含的一个接口可将MAC连接于PHY、PCS、PMA和PMD.至于赛灵思LogiCORE,10Gb媒体独立接口(XGMII)可连接至光学模块或10Gb以太网XAUI.PMA和PMD既可视为外部器件(如在光... 阅365 转4 评0 公众公开 11-08-26 17:25 |
阅414 转4 评0 公众公开 11-08-26 10:28 |