分享

深层高速电路板设计之Tabbed routing

 kevin__xu 2020-10-22

上次写的文章有朋友看到我发的图片上面有一个个梯形,询问是什么东西,有什么作用,为什么需要添加,我想说这就是传说中的Tabbed routing,再此简单的介绍下,希望能起到抛砖引玉的作用。

01
设计缘由

Tapped routing由intel公司2015年3月份提出,主要用在下一代处理器SKYLAKE平台,DDR4的走线方式;

由于手机、电脑等电子产品的性能越来越好, DDR也不断升级换代,信号速率不断提高(DDR4速率达到了2400MHz),布线密度加大,信号质量也越来越难以保证。Tapped routing应运而生。

设计过主板PCB的朋友们都知道,BGA出线是件不容易的事,由于空间有限,走线线宽和间距必须小,才能出线,但小的走线线宽和小的间距带来的问题是高阻抗和串扰问题。按照我们常用的处理方式就是按照规范要求让BGA的走线尽量的短,和让所有的走线间距均匀和尽量的宽。但随着速度越来越快,为了保证信号质量,Intel 提出了Tapped routing设计。什么是Tapped routing?

Tabbed routing 是将小梯形的铜皮添加到相邻平行走线上的一种方式,以更好的控制信号线的互容和阻抗,Tabbed routing添加的地方主要是CPU Breakout部分,走线的位置上面。

下面以Intel平台C3000为例,大概的来讲解Tabbed routing 设计。

Tabbed routing 有下面几种方式:Conventions Routing/interdigital tabs, SoC pin field tabs, and open field/facing tabs)如下图所示:

DDR4 Tab Design details

DDR部分Tabbed routing设计推荐。

每个DQ或者DQS一个组内必须有一样数目的tabs,数目值是+/-1;

如果有一个DQ或者DQS的Breakout长度不允许Tabbed routing,其它DQ或者DQS也不允许有;

Ddr绕线的命令/地址/控制信号线不需要做Tabbed routing。

Ddr绕线只有一个U-DIMM条,走线阻抗50 Ohms的open field routing不需要做Tabbed routing。

02
总结:


由于表层走线比较密集,使用Tabbed Routing好处能减少串扰,减小阻抗。

Tabbed Routing形式很简单,就是在如丝般顺滑的走线上增加小块铜皮(tab)。这个小铜皮(tab)可以在Pin区域的走线上加,也可以在开放空间的走线上加,tab加在不同区域的走线上有着不一样的效果。原创微信公众号:卧龙会IT技术

在实际设计中,要根据具体的层叠,走线长度,布线空间等因素来确定Tab的尺寸间距,具体加多加少需要仿真来验证。   

    本站是提供个人知识管理的网络存储空间,所有内容均由用户发布,不代表本站观点。请注意甄别内容中的联系方式、诱导购买等信息,谨防诈骗。如发现有害或侵权内容,请点击一键举报。
    转藏 分享 献花(0

    0条评论

    发表

    请遵守用户 评论公约

    类似文章 更多